order_bg

producten

Merrillchip Nieuw en Origineel op voorraad Elektronische componenten geïntegreerde schakeling IC DS90UB928QSQX/NOPB

korte beschrijving:

FPDLINK is een snelle differentiële transmissiebus ontworpen door TI, die voornamelijk wordt gebruikt voor het verzenden van beeldgegevens, zoals camera- en weergavegegevens.De standaard evolueert voortdurend, van het oorspronkelijke paar lijnen dat 720P@60fps-beelden verzendt naar de huidige mogelijkheid om 1080P@60fps te verzenden, waarbij daaropvolgende chips nog hogere beeldresoluties ondersteunen.De transmissieafstand is ook erg lang en bedraagt ​​ongeveer 20 meter, waardoor deze ideaal is voor toepassingen in de automobielsector.


Product detail

Productlabels

Productkenmerken

TYPE BESCHRIJVING
Categorie Geïntegreerde schakelingen (IC's)

Koppel

Serializers, deserializers

Mfr Texas Instrumenten
Serie Automobiel, AEC-Q100
Pakket Tape en spoel (TR)

Snijband (CT)

Digi-Reel®

SPQ 250 T&R
product status Actief
Functie Deserialisatie
Datasnelheid 2,975 Gbps
Invoertype FPD-Link III, LVDS
Uitvoertype LVDS
Aantal ingangen 1
Aantal uitgangen 13
Spanning - voeding 3V ~ 3,6V
Bedrijfstemperatuur -40°C ~ 105°C (TA)
Montage type Opbouwmontage
Pakket / doos 48-WFQFN blootliggende pad
Apparaatpakket van leverancier 48-WQFN (7x7)
Basisproductnummer DS90UB928

1.

FPDLINK is een snelle differentiële transmissiebus ontworpen door TI, die voornamelijk wordt gebruikt voor het verzenden van beeldgegevens, zoals camera- en weergavegegevens.De standaard evolueert voortdurend, van het oorspronkelijke paar lijnen dat 720P@60fps-beelden verzendt naar de huidige mogelijkheid om 1080P@60fps te verzenden, waarbij daaropvolgende chips nog hogere beeldresoluties ondersteunen.De transmissieafstand is ook erg lang en bedraagt ​​ongeveer 20 meter, waardoor deze ideaal is voor toepassingen in de automobielsector.

FPDLINK heeft een snel voorwaarts kanaal voor het verzenden van snelle beeldgegevens en een klein deel van de besturingsgegevens.Er is ook een achterwaarts kanaal met relatief lage snelheid voor de overdracht van achterwaartse besturingsinformatie.De voorwaartse en achterwaartse communicatie vormen een bidirectioneel besturingskanaal, wat leidt tot het slimme ontwerp van de I2C in FPDLINK dat in dit artikel zal worden besproken.

FPDLINK wordt gebruikt met een serializer en een deserializer die aan elkaar zijn gekoppeld. De CPU kan worden aangesloten op de serializer of deserializer, afhankelijk van de toepassing.In een cameratoepassing maakt de camerasensor bijvoorbeeld verbinding met de serializer en verzendt gegevens naar de deserializer, terwijl de CPU de gegevens ontvangt die door de deserializer worden verzonden.In een weergavetoepassing verzendt de CPU gegevens naar de serialisator en de deserializer ontvangt de gegevens van de serialisator en verzendt deze naar het LCD-scherm voor weergave.

2.

De i2c van de CPU kan vervolgens worden aangesloten op de i2c van de serializer of deserializer.De FPDLINK-chip ontvangt de I2C-informatie verzonden door de CPU en verzendt de I2C-informatie via de FPDLINK naar het andere uiteinde.Zoals we weten, wordt de SDA in het i2c-protocol gesynchroniseerd via SCL.In algemene toepassingen worden gegevens vergrendeld op de stijgende flank van SCL, wat vereist dat de master of slave gereed is voor gegevens op de dalende flank van SCL.Omdat de FPDLINK-transmissie echter getimed is, is er bij FPDLINK geen probleem wanneer de master gegevens verzendt. De slave ontvangt de gegevens hoogstens een paar klokken later dan de master ze verzendt, maar er is een probleem wanneer de slave antwoordt naar de master Wanneer de slave bijvoorbeeld met een ACK op de master reageert wanneer de ACK naar de master wordt verzonden, is dit al later dan de tijd die door de slave is verzonden, dat wil zeggen dat hij de FPDLINK-vertraging al heeft doorlopen en mogelijk de stijgende lijn heeft gemist rand van de SCL.

Gelukkig houdt het i2c-protocol rekening met deze situatie.i2c-specificatie specificeert een eigenschap genaamd i2c stretch, wat betekent dat de i2c-slave de SCL naar beneden kan halen voordat de ACK wordt verzonden als deze nog niet klaar is, zodat de master zal falen wanneer hij probeert de SCL omhoog te halen, zodat de master zal blijven proberen trek de SCL omhoog en wacht op de. Daarom zullen we bij het analyseren van de i2c-golfvorm aan de FPDLINK-slavezijde ontdekken dat elke keer dat het slave-adresgedeelte wordt verzonden, er slechts 8 bits zijn, en dat de ACK later zal worden beantwoord.

De FPDLINK-chip van TI maakt optimaal gebruik van deze functie. In plaats van simpelweg de ontvangen i2c-golfvorm door te sturen (dwz dezelfde baudsnelheid te behouden als de zender), verzendt hij de ontvangen gegevens opnieuw met de baudsnelheid die is ingesteld op de FPDLINK-chip.Dit is daarom belangrijk om op te merken bij het analyseren van de i2c-golfvorm aan de FPDLINK-slavezijde.De CPU i2c baudrate kan 400K zijn, maar de i2c baudrate aan de FPDLINK-slavezijde is 100K of 1M, afhankelijk van de hoge en lage SCL-instellingen in de FPDLINK-chip.


  • Vorig:
  • Volgende:

  • Schrijf hier uw bericht en stuur het naar ons