LCMXO2-256HC-4TG100C Origineel en nieuw met concurrerende prijs op voorraad IC-leverancier
Productkenmerken
Pbfree-code | Ja |
Rohs-code | Ja |
Levenscycluscode van onderdeel | Actief |
Ihs-fabrikant | ROOSTER HALFGELEIDER CORP |
Onderdeelpakketcode | QFP |
Pakketbeschrijving | LFQFP, |
Pintelling | 100 |
Bereik nalevingscode | meewerkend |
ECCN-code | OOR99 |
HTS-code | 8542.39.00.01 |
Samacsys-fabrikant | Rooster halfgeleider |
Extra functie | WERKT OOK OP EEN NOMINALE LEVERING VAN 3,3 V |
JESD-30-code | S-PQFP-G100 |
JESD-609-code | e3 |
Lengte | 14 mm |
Vochtgevoeligheidsniveau | 3 |
Aantal speciale ingangen | |
Aantal I/O-lijnen | |
Aantal ingangen | 55 |
Aantal uitgangen | 55 |
Aantal terminals | 100 |
Bedrijfstemperatuur-Max | 85 °C |
Bedrijfstemperatuur-Min | |
Organisatie | 0 SPECIFIEKE INGANGEN, 0 I/O |
Uitgangsfunctie | GEMENGD |
Pakket lichaamsmateriaal | KUNSTSTOF/EPOXY |
Pakketcode | LFQFP |
Pakketequivalentiecode | TQFP100,.63SQ |
Pakketvorm | VIERKANT |
Pakketstijl | FLATPACK, LAAG PROFIEL, FIJNE PITCH |
Inpak methode | DIENBLAD |
Piekreflowtemperatuur (Cel) | 260 |
Voedingen | 2,5/3,3 V |
Programmeerbaar logisch type | FLASH PLD |
Voortplantingsvertraging | 7,36 ns |
Kwalificatiestatus | Niet gekwalificeerd |
Zithoogte-Max | 1,6 mm |
Voedingsspanning-Max | 3,462 V |
Voedingsspanning-Min | 2.375 V |
Voedingsspanning-nom | 2,5 V |
Opbouwmontage | JA |
Temperatuurgraad | ANDER |
Terminale afwerking | Mat Tin (Sn) |
Terminalformulier | MEUW VLEUGEL |
Eindafstand | 0,5 mm |
Eindpositie | QUAD |
Tijd@Piek Reflowtemperatuur-Max (s) | 30 |
Breedte | 14 mm |
product Introductie
Het Complex Programmable Logic Device (CPLD) is een toepassingsspecifieke Integrated Circuit (ASIC) in de LSI (Large Scale Integrated Circuit) Integrated Circuit).Het is geschikt voor besturingsintensief digitaal systeemontwerp en de vertragingsregeling is handig.CPLD is een van de snelst groeiende apparaten in geïntegreerde schakelingen.
Onderdelen van CPLD
CPLD is een complex programmeerbaar logisch apparaat met grootschalige en complexe structuur, dat tot het bereik van grootschalige behoortgeïntegreerde schakelingen.
CPLD bestaat uit vijf hoofdonderdelen: logisch arrayblok, macro-eenheid, uitgebreide producttermijn, programmeerbare bekabelde array en I/O-besturingsblok.
1. Logisch arrayblok (LAB)
Een logisch arrayblok bestaat uit een array van 16 macrocellen, en meerdere LABS zijn met elkaar verbonden door een programmeerbare array (PIA) en een globale bus
2. Macro-eenheid
De macro-eenheid in de MAX7000-serie bestaat uit drie functionele blokken: een logische array, een productselectiematrix en een programmeerbaar register.
3. Verlengde producttermijn
Eén productterm van elke macrocel kan omgekeerd worden teruggestuurd naar de logische array.
4. Programmeerbare bedrade array PIA
Elke LAB kan worden aangesloten om de vereiste logica te vormen via de programmeerbare bedrade array.Deze globale bus is een programmeerbaar kanaal dat elke signaalbron in het apparaat met zijn bestemming kan verbinden.
5. I/O-besturingsblok
Met het I/O-besturingsblok kan elke I/O-pin individueel worden geconfigureerd voor invoer/uitvoer en bidirectionele werking.
Vergelijking van CPLD en FPGA
Hoewel beideFPGAEnCPLDzijn programmeerbare ASIC-apparaten en hebben veel gemeenschappelijke kenmerken. Vanwege de verschillen in de structuur van CPLD en FPGA hebben ze hun eigen kenmerken:
1.CPLD is geschikter voor het voltooien van verschillende algoritmen en combinatorische logica, en FP GA is geschikter voor het voltooien van sequentiële logica.Met andere woorden, FPGA is geschikter voor een flip-flop-rijke structuur, terwijl CPLD meer geschikt is voor een flip-flop-gelimiteerde en productterm-rijke structuur.
2. De continue routeringsstructuur van CPLD bepaalt dat de timingvertraging uniform en voorspelbaar is, terwijl de gesegmenteerde routeringsstructuur van FPGA de onvoorspelbaarheid van de vertraging bepaalt.
3.FPGA heeft meer flexibiliteit dan CPLD bij het programmeren.CPLD wordt geprogrammeerd door de logische functie te wijzigen met een vast intern verbindingscircuit, terwijl FPGA wordt geprogrammeerd door de bedrading van de interne verbinding te wijzigen.FP GA kan worden geprogrammeerd onder een logische poort, terwijl CPLD wordt geprogrammeerd onder een logisch blok.
4.De integratie van FPGA is hoger dan die van CPLD en heeft een complexere bedradingsstructuur en logische implementatie.
5.CPLD is handiger in gebruik dan FPGA.CPLD-programmering met behulp van E2PROM- of FASTFLASH-technologie, geen externe geheugenchip, eenvoudig te gebruiken.De programmeerinformatie van FPGA moet echter in een extern geheugen worden opgeslagen en de gebruiksmethode is ingewikkeld.
6. CPLDS zijn sneller dan FPgas en hebben een grotere voorspelbaarheid in de tijd.Dit komt omdat FPGa's programmeren op poortniveau zijn en gedistribueerde verbindingen tussen CLBS worden aangenomen, terwijl CPLDS programmering op logisch blokniveau is en de verbindingen tussen hun logische blokken op één hoop worden gezet.
7. Bij het programmeren is CPLD voornamelijk gebaseerd op E2PROM- of FLASH-geheugenprogrammering, programmeertijden tot 10.000 keer, het voordeel is dat bij het uitschakelen van het systeem de programmeerinformatie niet verloren gaat.CPLD kan worden onderverdeeld in twee categorieën: programmeren op de programmeur en programmeren op het systeem.Het grootste deel van de FPGA is gebaseerd op SRAM-programmering; de programmeerinformatie gaat verloren wanneer het systeem wordt uitgeschakeld en de programmeergegevens moeten elke keer dat het apparaat wordt ingeschakeld, van buiten het apparaat naar het SRAM worden teruggeschreven.Het voordeel is dat het op elk moment kan worden geprogrammeerd en dat het snel tijdens het werk kan worden geprogrammeerd, om een dynamische configuratie op bordniveau en systeemniveau te bereiken.
8. De CPLD-vertrouwelijkheid is goed, de FPGA-vertrouwelijkheid is slecht.
9. Over het algemeen is het stroomverbruik van CPLD groter dan dat van FPGA, en hoe hoger de integratiegraad, hoe duidelijker.