Nieuwe Originele XQR17V16CC44V Spot Stock FPGA Veld Programmeerbare Gate Array Logic Ic Chip Geïntegreerde Schakelingen
Specificaties | |
Geheugencategorie | BAL |
Dikte | 16777 kbit |
Aantal woorden | 2000 k |
Bits per woord | 8 bits |
Pakkettype | KERAMIEK, LCC-44 |
Pinnen | 44 |
Logische familie | CMOS |
Voedingsspanning | 3,3V |
Bedrijfstemperatuur | -55 tot 125 C (-67 tot 257 F) |
Xilinx introduceert de QPro™ XQR17V16-serie Radiation Hardened QML-configuratie-PROM's met hoge dichtheid die een eenvoudig te gebruiken, kosteneffectieve methode bieden voor het opslaan van grote Xilinx FPGA-configuratiebitstreams.De XQR17V16CC44V is een 3,3V-apparaat met een opslagcapaciteit van 16 Mb en kan zowel serieel als bytebreed werken.voor een vereenvoudigd blokschema van de XQR17V16-apparaatarchitectuur.
Wanneer de FPGA zich in de Master Serial-modus bevindt, genereert deze een configuratieklok die de PROM aanstuurt.Een korte toegangstijd na de stijgende klokflank verschijnen gegevens op de PROM DATA-uitvoerpin die is verbonden met de FPGA DIN-pin.De FPGA genereert het juiste aantal klokpulsen om de configuratie te voltooien.Eenmaal geconfigureerd, wordt de PROM uitgeschakeld.Wanneer de FPGA zich in de Slave Serial-modus bevindt, moeten de PROM en de FPGA beide worden geklokt door een inkomend signaal.
Wanneer de FPGA zich in de Master SelectMAP-modus bevindt, genereert deze de configuratieklok die de PROM en de FPGA aanstuurt.Na de stijgende CCLK-flank zijn gegevens beschikbaar op de PROMs DATA (D0-D7) pinnen.De gegevens worden op de volgende stijgende flank van de CCLK in de FPGA geklokt.Wanneer de FPGA zich in de Slave SelectMAP-modus bevindt, moeten de PROM en de FPGA beide worden geklokt door een inkomend signaal.Voor het aandrijven van de CCLK kan een vrijlopende oscillator worden gebruikt.Meerdere apparaten kunnen worden samengevoegd door de CEO-uitgang te gebruiken om de CE-ingang van het volgende apparaat aan te sturen.De klokingangen en de DATA-uitgangen van alle PROM's in deze keten zijn met elkaar verbonden.Alle apparaten zijn compatibel en kunnen worden gekoppeld aan andere leden van het gezin.Voor het programmeren van apparaten compileert de Xilinx ISE Foundation- of ISE WebPACK-software het FPGA-ontwerpbestand in een standaard Hex-formaat, dat vervolgens wordt overgedragen naar de meeste commerciële PROM-programmeurs.
Functies
• Latch-Up Immuun voor LET >120 MeV/cm2/mg
• Gegarandeerde TID van 50 kRad(Si) volgens specificatie 1019.5
• Gefabriceerd op epitaxiaal substraat
• 16Mbit opslagcapaciteit
• Gegarandeerde werking over het volledige militaire temperatuurbereik: –55°C tot +125°C
• Eenmalig programmeerbaar (OTP) alleen-lezen geheugen ontworpen om configuratiebitstreams van Xilinx FPGA-apparaten op te slaan
• Dubbele configuratiemodi
♦ Seriële configuratie (tot 33 Mb/s)
♦ Parallel (tot 264 Mb/s bij 33 MHz)
• Eenvoudige interface met de Xilinx QPro FPGA's
• Cascadeerbaar voor het opslaan van langere of meerdere bitstreams
• Programmeerbare resetpolariteit (actief hoog of actief laag) voor compatibiliteit met verschillende FPGA-oplossingen
• CMOS-floating-gate-proces met laag vermogen
• 3,3V voedingsspanning
• Verkrijgbaar in keramische CK44-pakketten(1)
• Programmeerondersteuning door toonaangevende programmeurfabrikanten
• Ontwerpondersteuning met behulp van de softwarepakketten ISE Foundation of ISE WebPACK
• Gegarandeerde gegevensretentie van 20 jaar
Programmering
De apparaten kunnen worden geprogrammeerd op programmeurs die worden geleverd door Xilinx of gekwalificeerde externe leveranciers.De gebruiker moet ervoor zorgen dat het juiste programmeeralgoritme en de nieuwste versie van de programmeersoftware worden gebruikt.Een verkeerde keuze kan het apparaat permanent beschadigen.
Beschrijving
• Latch-Up Immuun voor LET >120 MeV/cm2/mg
• Gegarandeerde TID van 50 kRad(Si) volgens specificatie 1019.5
• Gefabriceerd op epitaxiaal substraat
• 16Mbit opslagcapaciteit
• Gegarandeerde werking over het volledige militaire temperatuurbereik: –55°C tot +125°C
• Eenmalig programmeerbaar (OTP) alleen-lezen geheugen ontworpen om configuratiebitstreams van Xilinx FPGA-apparaten op te slaan
• Dubbele configuratiemodi
♦ Seriële configuratie (tot 33 Mb/s)
♦ Parallel (tot 264 Mb/s bij 33 MHz)
• Eenvoudige interface met de Xilinx QPro FPGA's
• Cascadeerbaar voor het opslaan van langere of meerdere bitstreams
• Programmeerbare resetpolariteit (actief Hoog of actief
Laag) voor compatibiliteit met verschillende FPGA-oplossingen
• CMOS-floating-gate-proces met laag vermogen
• 3,3V voedingsspanning
• Verkrijgbaar in keramische CK44-pakketten(1)
• Programmeerondersteuning door toonaangevende programmeur
fabrikanten
• Ontwerpondersteuning via de ISE Foundation of ISE
WebPACK-softwarepakketten
• Gegarandeerde gegevensretentie van 20 jaar